SDRAM: различия между версиями

[непроверенная версия][непроверенная версия]
Содержимое удалено Содержимое добавлено
м {{не переведено 2|Задержки SDRAM|задержкой|en|SDRAM latency}}
Строка 2:
'''SDRAM''' ({{lang-en|'''S'''ynchronous '''D'''ynamic '''R'''andom '''A'''ccess '''M'''emory}} — синхронная динамическая память с произвольным доступом) — тип [[Запоминающее устройство с произвольным доступом|запоминающего устройства]], использующегося в [[компьютерная техника|компьютерной технике]].
 
В отличие от других типов DRAM, использовавших [[асинхронный обмен]] данными, ответ на поступивший в устройство управляющий сигнал возвращается не сразу, а лишь при получении следующего [[тактовый сигнал|тактового сигнала]]. Тактовые сигналы позволяют организовать работу SDRAM в виде [[Конечный автомат|конечного автомата]], исполняющего входящие команды. При этом входящие команды могут поступать в виде непрерывного потока, не дожидаясь, пока будет завершено выполнение предыдущих инструкций (конвейерная обработка): сразу после команды записи может поступить следующая команда, не ожидая, когда данные окажутся записаны. Поступление команды чтения приведёт к тому, что на выходе данные появятся спустя некоторое количество тактов — это время называется ''задержкой''{{не (''[[:переведено 2|Задержки SDRAM|задержкой|en:|SDRAM latency|latency]]'')}} и является одной из важных характеристик данного типа устройств.
 
Циклы обновления выполняются сразу для целой строки, в отличие от предыдущих типов [[DRAM]], обновлявших данные по внутреннему счётчику, используя способ обновления по команде CAS перед RAS.