MISC: различия между версиями

[отпатрулированная версия][непроверенная версия]
Содержимое удалено Содержимое добавлено
м added fr:
орфография, пунктуация
Строка 1:
{{дописать}}
'''MISC''' ({{lang-en|Minimalminimal Instructioninstruction Setset Computercomputer}}) — [[процессор]]процессорная архитектура, работающийподразумевающая работу с минимальным наборомколичеством длинных{{Нет АИ|22|05|2009}} команд. Увеличение разрядности процессоров привело к идее укладки нескольких команд в одно большое слово. Это позволило использовать возросшую производительность компьютера и его возможность обрабатывать одновременно несколько потоков данных. Кроме этого MISC использует стековую модель вычислительного устройства и основные команды работы со стеком языка [[Forth]] языка. MISC -принцип может лежать в основе
[[микропрограмма|микропрограммы]] выполнения [[Java]]- и [[.NET|.Net]]- программ, хотя по количеству используемых команд они нарушают принцип MISC .
 
Процессоры, образующие «компьютеры с минимальным набором команд» (''MISC''), как и процессоры [[RISC]], характеризуются небольшим числом чаще всего встречающихся команд. Вместе с этим, принцип «очень длинных командных слов команд» ([[VLIW]]) обеспечивает выполнение группы непротиворечивых команд за один цикл работы процессора. Порядок выполнения команд распределяется таким образом, чтобы в максимальной степени загрузить маршруты, по которым проходят потоки данных. Таким образом архитектура MISC объединила вместе [[Суперскалярный процессор|суперскалярную]] и [[VLIW]] -концепции. Компоненты процессора просты и работают сна высокимивысоких скоростямичастотах.
 
[[Система команд]] MISC настолько проста, что поместилась на одной страничкестранице.[http://www.forth.org.ru/~drom/forthcpu/misc.html]
 
== Ссылки ==
 
* 24-х ядерный MISC процессор [http://www.intellasys.net/index.php?option=com_content&task=view&id=35] разработки Intellasys c асинхронной архитектурой ( тактовая частота: 1ГГц1 ГГц).
* [http://www.ultratechnology.com/chips.htm Forth MISC chip designs]
 
Строка 15:
* [[CISC]]
* [[RISC]]
* [[CPUЦП]]
 
{{Технологии CPU}}