SDRAM: различия между версиями

[отпатрулированная версия][отпатрулированная версия]
Содержимое удалено Содержимое добавлено
м r2.7.1) (робот добавил: ja:SDRAM
File:DDR and SDRAM at ESC P4VMM2 motherboard.JPG тут не к месту
Строка 16:
=== Управляющие сигналы ===
Команды, управляющие модулем памяти SDR SDRAM, подаются на контакты модуля по 7 сигнальным линиям.
По одной из них подается тактовый сигнал, передние (нарастающие) [[Фронт сигнала|фронты]] которого задают моменты времени, в которые считываются команды управления с остальных 6 командных линий.
Имена (в скобках  — расшифровки имен) шести командных линий и описания команд приведены ниже:
* '''CKE''' (clock enable) — при низком уровне сигнала блокируется подача тактового сигнала на микросхему. Команды не обрабатываются, состояние других командных линий игнорируется.
* '''/CS''' (chip select) — при высоком уровне сигнала все прочие управляющие линии, кроме CKE, игнорируются. Действует как команда [[NOP]] (нет оператора).
Строка 53:
| Н || Н || Н || В || x || x || x ||align="left"| регенерировать по одному ряду каждого из банков, используя внутренний счётчик. Все банки должны быть деактивированы.
|-
| Н || Н || Н || Н || 0 0 ||colspan="2"| РЕЖИМ ||align="left"| с линий A0—A9 считать параметры конфигурирования микросхемы. <br />Наиболее важные - — CAS latency (2 или 3 такта) и длина пакета (1, 2, 4 или 8 тактов)
|}
 
Строка 62:
Файл:Micron 48LC32M8A2-AB.jpg|<center>Чип SDR SDRAM 64Мб</center>
</gallery></center>
[[Файл:DDR and SDRAM at ESC P4VMM2 motherboard.JPG|thumb|upright=5|Для того, чтобы сэкономить на обновлении, выпускались материнские платы с поддержкой разных типов памяти. ECS P4VMM2 обеспечивала поддержку как DDR SDRAM, так и SDR SDRAM модулей памяти.]]
 
== Ссылки ==