Unibus: различия между версиями
[непроверенная версия] | [отпатрулированная версия] |
Содержимое удалено Содержимое добавлено
Висарик (обсуждение | вклад) добавление ссылки |
некорректная викификация |
||
Строка 6:
Шина была полностью асинхронной, что позволяло подключать как быстрые, так и медленные устройства. 18 адресных линий позволяли адресовать до 256 КБ. Обычно верхние 8 КБ резервировались для регистров устройств [[memory-mapped I/O]] в архитектуре PDP-11.
Аналогичный
Дизайн Unibus существенно уменьшил избыточность логики.
|