Страничная память: различия между версиями

[непроверенная версия][непроверенная версия]
Содержимое удалено Содержимое добавлено
отмена правки 63846582 участника 109.195.150.13 (обс): PAE - 36 бит
.
Строка 20:
 
Адрес, выставляемый процессором на шину, называется «линейный адрес» (который позже преобразовывается в физический).
 
Процессор содержит в себе небольшой объём сверхбыстрой ассоциативной памяти, т. н. [[Translation lookaside buffer|TLB (Translation Lookaside Buffer)]], в котором содержится преобразование нескольких (часто 64) виртуальных адресов страниц в физические. Все обращения процессора к памяти подлежат трансляции адресов через TLB.
 
Так как 64 строк таблицы явно недостаточно для реальных задач, в архитектуре используются '''[[таблица страниц|таблицы страниц]]''', размещённые в основной памяти. Каждая таблица страниц сама является страницей с теми же требованиями по выравниваю и тем же размером, и состоит из записей таблицы страниц (''page table entries'' — PTE). Широко используется и отображение самой таблицы страниц как одной из страниц данных для внесения изменений в записи.
 
Запись таблицы страниц обычно содержит в себе следующую информацию: