Open Graphics Project: различия между версиями

[непроверенная версия][непроверенная версия]
Содержимое удалено Содержимое добавлено
м замена шаблона по итогу на КУ
Нет описания правки
Строка 1:
'''Open Graphics Project''' — проект, основанный с целью разработки аппаратного обеспечения с открытым исходным кодом / открытой архитектуры и стандарта для видеокарт, в первую очередь ориентированных на свободное программное обеспечение / операционные системы с открытым исходным кодом. В рамках этого проекта была создана перепрограммируемая плата для разработки и прототипирования и была поставлена цель в конечном итоге создать полнофункциональную и конкурентоспособную графическую карту конечногодля конечных пользователяпользователей.
 
== OGD1 ==
Первым продуктом проекта стала видеокарта PCI, получившая название OGD1, в которой использовался чип Field-programmable gate array (FPGA). Хотя карта не могла конкурировать с графическими картами на рынке в то время с точки зрения производительности или функциональности, она предназначалась для использования в качестве инструмента для прототипирования первой прикладной платы интегральной схемы (ASIC) проекта, а также для других специалистов, нуждающихся в программируемых графических картах или платах прототипирования на основе FPGA. Была также выражена надежда на то, что этот прототип привлечет достаточный интерес, чтобы получить некоторую прибыль и привлечь инвесторов для следующей карты, поскольку предполагалось, что для начала производства специализированного проекта ASIC потребуется около 2 000 000 долл.США. PCI Express и / или Mini-PCI варианты, где планируется следовать. OGD1 начал поставляться в сентябре 2010 года<ref>{{cite journal | url = http://lists.duskglow.com/open-graphics/2010-September/012160.html | title = OGD1's Now Available! | postscript = <!--None-->}}</ref>, примерно через шесть лет после начала проекта и через 3 года после появления первых прототипов<ref>{{cite journal | url = http://www.theinquirer.net/default.aspx?article=36761 | title = First Open Graphics board appears | publisher = The Inquirer | postscript = <!--None-->}}</ref>.
 
Первым продуктом проекта стала видеокарта [[PCI]], получившая название OGD1, в которой использовалсяиспользовалась чипинтегральная микросхема Field-programmable gate array ([[FPGA]]). Хотя карта не могла конкурировать с графическими картами на рынке в то время с точки зрения производительности или функциональности, она предназначалась для использования в качестве инструмента для прототипирования первой прикладной платы интегральной схемы ([[ASIC]]) проекта, а также для других специалистов, нуждающихся в программируемых графических картах или платах прототипирования на основе FPGA. Была также выражена надежда на то, что этот прототип привлечет достаточный интерес, чтобы получить некоторую прибыль и привлечь инвесторов для следующей карты, поскольку предполагалось, что для начала производства специализированного проекта ASIC потребуется около 2 000 000 долл. США. PCI Express и / или Mini-PCI варианты, где планируется следовать. OGD1 начал поставляться в сентябре 2010 года<ref>{{cite journal | url = http://lists.duskglow.com/open-graphics/2010-September/012160.html | title = OGD1's Now Available! | postscript = <!--None-->}}</ref>, примерно через шесть лет после начала проекта и через 3 года после появления первых прототипов<ref>{{cite journal | url = http://www.theinquirer.net/default.aspx?article=36761 | title = First Open Graphics board appears | publisher = The Inquirer | postscript = <!--None-->}}</ref>.
Будут опубликованы полные спецификации и выпущены драйверы устройств с открытым исходным кодом. Все RTL будут выпущены. Исходный код драйверов устройств и BIOS будет выпущен под лицензиями MIT и BSD. RTL (в Verilog), используемый для FPGA, и RTL, используемый для ASIC, планируется выпустить под лицензией GNU General Public License (GPL).
 
Будут опубликованы полные спецификации и выпущены драйверы устройств с открытым исходным кодом. Все RTL будут выпущены. Исходный код драйверов устройств и BIOS будет выпущен под лицензиями MIT и BSD. RTL (в [[Verilog]]), используемый для FPGA, и RTL, используемый для ASIC, планируется выпустить под лицензией GNU General Public License (GPL).
 
Он имеет 256 MiB DDR RAM, пассивно охлаждается и соответствует стандартам DDC, EDID, DPMS и VBE VESA. Также планируется ТВ-выход.